# 《数字电路与逻辑设计》期末考试样卷及评分标准

| <b>一、单项选择题</b> (每小题                        | 12分,共20分                          | <del>}</del> )                                       |                                               |
|--------------------------------------------|-----------------------------------|------------------------------------------------------|-----------------------------------------------|
| 1、余3码10010111.0110双                        | 付应的十进制数为                          | J( )。                                                |                                               |
| A. (97.6) <sub>10</sub>                    | B. (97.3) <sub>10</sub>           | C. (94.6) <sub>10</sub>                              | D. (64.3) <sub>10</sub>                       |
| 2、若 $ABCDE$ 是函数的最                          | 小项,则该最小                           | 项的相邻最小项的总                                            | 数目为( )。                                       |
| A. 1 个                                     | B. 5 个                            | C. 10 个                                              | D. 32 个                                       |
| 3、以下描述一个逻辑函数的                              | 的方法中,(                            | )只能唯一表示。                                             |                                               |
| A. 逻辑代数式                                   | B. 逻辑图                            | C. 真值表                                               | D. 波形图                                        |
| 4、VHDL 语句中,能够并行                            | 执行的语句的是                           | ( )。                                                 |                                               |
| A. IF 语句                                   | B. CASE 语句                        | C. PROCESS 语句                                        | D. LOOP 语句                                    |
| 5、8路数据分配器有(                                | )个数据输入线                           | 0                                                    |                                               |
| A. 2                                       | B. 3                              | C. 8                                                 | D. 1                                          |
| 6、存在约束条件的触发器是                              | 是( )。                             |                                                      |                                               |
| A. 基本 RS 触发器                               |                                   |                                                      |                                               |
| 7、由3级触发器构成的环形                              |                                   |                                                      |                                               |
|                                            |                                   | C. 8 和 8                                             |                                               |
| 8、下列中规模逻辑器件中,                              |                                   |                                                      |                                               |
| A. 计数器                                     |                                   |                                                      | D. 移位寄存器                                      |
| 9、存储容量为 2048×16 的                          |                                   |                                                      |                                               |
| A. 8                                       | B. 10                             |                                                      |                                               |
| 10、下图所示的电路中,若                              | * Q <sup>n</sup> =0、X=1 时,        | 触发器的次态和输出                                            | 是( )                                          |
|                                            |                                   | & Z                                                  |                                               |
|                                            | X 1D                              | Q                                                    |                                               |
|                                            | CP C1                             |                                                      |                                               |
|                                            | C1 C1                             | ρ <sub>δ</sub>                                       |                                               |
| A. <i>Q</i> <sup>n+1</sup> =0, <i>Z</i> =0 |                                   | B. <i>Q</i> <sup>n+1</sup> =0, <i>Z</i> =1           |                                               |
| C. <i>Q</i> <sup>n+1</sup> =1, <i>Z</i> =0 |                                   | D. <i>Q</i> <sup>n+1</sup> =1, <i>Z</i> =1           |                                               |
| 二 <b>、填空题</b> (每小题 2 分                     | ,共 10 分)                          |                                                      |                                               |
| 1、(46.5) 10=_(                             | <u> </u>                          |                                                      |                                               |
| 2、(97.8) 10=_(                             |                                   | 1BCD                                                 |                                               |
| 3. $F(A,B,C) = \sum m(0,2,7),$             |                                   |                                                      |                                               |
| 4、J-K 触发器的特性方程为                            |                                   |                                                      |                                               |
| 5、VHDL 语言端口模式分为                            | in、out、inout                      | 和 <u>(  )</u> 四种                                     | 类型。                                           |
| 三 <b>、</b> (6分)用公式法化简 <sup>-</sup>         |                                   |                                                      |                                               |
| F(A,B,C,D,E):                              | $=AC+\overline{B}C+B\overline{B}$ | $\overline{D} + C\overline{D} + A(B + \overline{C})$ | $+\overline{A}BC\overline{D}+A\overline{B}DE$ |
| 四、(6分)用卡诺图化简流                              | 去将下面的逻辑区                          | 函数化简为最简与-或                                           | 表达式。                                          |
| F(A,B,C,D) =                               | $=\sum m(2,3,5,6)$                | $(5,7,8,9,12,13) + \sum$                             | d(1,11,14,15)                                 |

五、 $(10 \, \text{分})$  试用  $3 \, \text{线-8}$  线译码器 74 LS 138 和适当的门电路设计下面的多输出组合逻辑电路,写出  $F_1$ 、 $F_2$ 的最小项表达式,并画出完整的逻辑电路图。

$$\begin{cases} F_{1}(A,B,C) = \overline{A}BC + B\overline{C} + \overline{A}B\overline{C} \\ F_{2}(A,B,C) = A\overline{B}C + AB\overline{C} + \overline{A}C \end{cases}$$

$$Y_{0} \quad Y_{1} \quad Y_{2} \quad Y_{3} \quad Y_{4} \quad Y_{5} \quad Y_{6} \quad Y_{7}$$

$$74LS138$$

$$A_{0} \quad A_{1} \quad A_{2} \quad ST_{A}ST_{B}ST_{C}$$

**六、**(10分)分析下图所示的组合逻辑电路,请(1)写出逻辑表达式;(2)列出真值表;(3)说明电路逻辑功能。



七、上升沿触发的 JK 触发器, 其输入波形如图所示, 试画出 JK 触发器的输出波形。(设其初始状态为 0)(6分)



八、阅读下面的 VHDL 程序,并根据程序回答问题: (6分)

```
library ieee;
use ieee.std_logic_1164.all;
entity adder is
    port (ai, bi, ci : in std_logic;
        si, co : out std_logic);
end adder;
architecture adder of adder is
begin
    si<= ai xor bi xor ci;
    co<= (ai xor bi) and ci or ai and bi;
end adder;
```

- 1. 画出该电路的逻辑符号。
- 2. 说明该程序描述的逻辑电路功能?

九、(10分)分析下图中所示时序逻辑电路

要求: (1) 写出电路的输出方程、驱动方程、状态方程; (2) 画出状态转换真值表;

(3) 说明电路的逻辑功能及自启动特性。



十、(10分)74LS160的功能表和逻辑符号如图所示,试用74LS160和必要的门电路构成一个12进制计数器。要求初态为3。

要求: (1) 写出反馈状态代码及反馈置数函数; (2) 画出电路图。

|                 |                 | 输            |          |    | λ     |       |                              |       | :                           | 输                | 出          |                 |                                                       |
|-----------------|-----------------|--------------|----------|----|-------|-------|------------------------------|-------|-----------------------------|------------------|------------|-----------------|-------------------------------------------------------|
| $\overline{CR}$ | $\overline{LD}$ | $CT_{\rm P}$ | $CT_{T}$ | CP | $D_3$ | $D_2$ | $D_{\!\scriptscriptstyle 1}$ | $D_0$ | $Q_3$                       | $Q_2$            | $Q_{_{1}}$ | $Q_0$           | $CT_T$ $Q_0$ $Q_1$ $Q_2$ $Q_3$                        |
|                 |                 |              |          |    |       |       |                              |       | 0                           |                  |            | 0               | $ CT_P$ $74LS160$ $CO$                                |
|                 |                 | ×<br>1       |          |    |       |       |                              | $d_0$ | <i>d</i> <sub>3</sub><br>计数 | $\frac{d_2}{CO}$ | $= Q_3$    | $\frac{d_0}{2}$ | $CP \longrightarrow$                                  |
| 1               | 1               | _            | _        | ×  |       |       |                              |       | 1130                        | 保                | ~          | 20              | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ |
| Î               | î               | ×            |          | ×  |       |       |                              |       |                             | 保                |            |                 |                                                       |

十一、(6分)74LS194的功能表和逻辑符号如图所示,试用74LS194和必要的门电路设计一个左移模6的扭环型计数器,要求写出反馈函数,画出电路图和有效状态转移图。

| _ |                 |       |       |          |                                         |             |          |          |          |          |       |         |       |         |       |                                                               |
|---|-----------------|-------|-------|----------|-----------------------------------------|-------------|----------|----------|----------|----------|-------|---------|-------|---------|-------|---------------------------------------------------------------|
|   |                 |       |       | 输        |                                         |             | 入        |          |          |          |       | 输       | 出     |         | 说 明   |                                                               |
|   | $\overline{CR}$ | $M_1$ | $M_0$ | CP       | $D_{\!\scriptscriptstyle{\mathrm{SL}}}$ | $D_{ m SR}$ | $D_0$    | $D_1$    | $D_2$    | $D_3$    | $Q_0$ | $Q_1$   | $Q_2$ | $Q_3$   |       |                                                               |
|   | 0               | X     | X     | ×        | X                                       | ×           | X        | ×        | X        | X        | 0     | 0       | 0     | 0       | 清零    | $Q_0$ $Q_1$ $Q_2$ $Q_3$                                       |
|   | 1               | ×     | ×     | 0        | $\times$                                | $\times$    | X        | X        | ×        | $\times$ |       | 保       | 持     |         |       | $ \longrightarrow D_{SR}                                    $ |
|   | 1               | 1     | 1     | 1        | $\times$                                | $\times$    | $d_0$    | $d_1$    | $d_2$    | $d_3$    | $d_0$ | $d_1$   | $d_2$ | $d_3$   | 并行置数  | $74LS194$ $M_0$                                               |
|   | 1               | 0     | 1     | 1        | $\times$                                | 1           | ×        | X        | $\times$ | $\times$ | 1     | $Q_{0}$ | $Q_1$ | $Q_{2}$ | 右移输入1 | CLK D <sub>SL</sub>                                           |
|   | 1               | 0     | 1     | 1        | $\times$                                | 0           | ×        | X        | $\times$ | $\times$ | 0     | $Q_0$   | $Q_1$ | $Q_{2}$ | 右移输入0 | $CR$ $D_0$ $D_1$ $D_2$ $D_3$                                  |
|   | 1               | 1     | 0     | 1        | 1                                       | $\times$    | $\times$ | X        | $\times$ | $\times$ | $Q_1$ | $Q_2$   | $Q_3$ | 1       | 左移输入1 | Ϋ                                                             |
|   | 1               | 1     | 0     | 1        | 0                                       | $\times$    | ×        | X        | $\times$ | $\times$ | $Q_1$ | $Q_2$   |       | 0       | 左移输入0 | 1 1 1 1                                                       |
|   | 1               | 0     | 0     | $\times$ | $\times$                                | $\times$    | X        | $\times$ | $\times$ | $\times$ |       | 保       | 持     |         |       |                                                               |

# 答案及评分标准

- 一、 选择题(共20分,每题2分)
- 1, D 2, B 3, C 4, C 5, D 6, A 7, A 8, D 9, C 10, C
- 二、 填空(共10分、每小题2分)
- 1, 101110.1
- 2、1100 1010 . 1011
- 3, (1, 3, 4, 5, 6)
- $4 \cdot Q^{n+1} = J\overline{Q^n} + \overline{K}Q^n$

5, buffer

三、 用公式法化简下列逻辑函数为最简与-或式(6分)。

评分标准: 化简过程 4 分, 最后结果 2 分。

$$F(A,B,C,D,E) = AC + \overline{B}C + B\overline{D} + C\overline{D} + A(B + \overline{C}) + \overline{A}BC\overline{D} + A\overline{B}DE$$

$$= AC + \overline{B}C + B\overline{D} + C\overline{D} + A\overline{\overline{B}C} + \overline{A}BC\overline{D} + A\overline{B}DE$$

$$= A + \overline{B}C + B\overline{D} + C\overline{D}$$

$$= A + \overline{B}C + B\overline{D}$$

四、 用卡诺图化简法将下面的逻辑函数化简为最简与-或表达式(6分)。

评分标准:卡诺图表示正确 2 分、画圈正确 2 分,最后的化简结果正确 2 分。



$$F = D + A\overline{C} + \overline{A}C$$

五、 试用 3 线-8 线译码器 74LS138 和适当的门电路设计下面的多输出组合逻辑电路, 写 出 F<sub>1</sub>、F<sub>2</sub>的最小项表达式, 并画出完整的逻辑电路图。(10 分)

$$\begin{cases} F_{1}(A,B,C) = \overline{ABC} + B\overline{C} + \overline{ABC} \\ F_{2}(A,B,C) = A\overline{BC} + AB\overline{C} + \overline{AC} \end{cases}$$

解: 评分标准: 最小项表达式 4 分,设计过程 2 分,电路图 4 分

$$\begin{cases} F_1(A,B,C) = \overline{A}BC + B\overline{C} + \overline{A}\overline{B}\overline{C} = m_0 + m_2 + m_3 + m_6 = \overline{m_0 \bullet m_2 \bullet m_3 \bullet m_6} \\ F_2(A,B,C) = A\overline{B}C + AB\overline{C} + \overline{A}C = m_1 + m_3 + m_5 + m_6 = \overline{m_1 \bullet m_3 \bullet m_5 \bullet m_6} \end{cases}$$

(2) 将函数和 74LS138 的输出表达式( $\overline{Y_i} = \overline{m_i}$ )比较,并设 A=A2,B=A1,C=A0,则

$$\begin{cases} F_1 = \overline{\overline{Y_0} \bullet \overline{Y_2} \bullet \overline{Y_3} \bullet \overline{Y_6}} \\ F_2 = \overline{\overline{Y_1} \bullet \overline{Y_3} \bullet \overline{Y_5} \bullet \overline{Y_6}} \end{cases}$$

(3) 画出逻辑图。



# 六、 分析下图所示的组合逻辑电路,请(1)写出逻辑表达式(2)列出真值表;(3)说明电路逻辑功能。(10分)

评分标准:正确写出逻辑表达式4分,正确列出真值表4分,正确说明逻辑功能2分。

(1) 逻辑表达式:

$$F(A,B,C) = \overline{A\overline{ABC} + B\overline{ABC} + C\overline{ABC}}$$

$$= \overline{\overline{ABC}(A+B+C)}$$

$$= ABC + \overline{A+B+C}$$

$$= ABC + \overline{ABC}$$

(2)真值表:

| A | В | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |

(3)逻辑功能:该电路为"一致性"电路。当三输入变量 A 、B 、C 的值相同时,输出 1,否则为 0。

### 七、 触发器波形题 (6分)

评分标准:一个空1分。

八、 阅读下面的 VHDL 程序,并根据程序回答问题: (6分) 评分标准: 画出逻辑符号 3分,说明逻辑功能 3分。

(1)

$$A_{i} - \sum_{C_{i} - C_{i}} S_{i}$$

(2) 该程序描述的是一位全加器。

## 九、 试分析下图中所示时序逻辑电路(10分)

答案及评分标准:\_

(1) 写出电路的输出方程(1分)、驱动方程(2分)和状态方程(2分):

输出方程: 
$$Y = Q_2^n Q_1^n$$

驱动方程: 
$$\begin{cases} J_2 = Q_1^n, K_2 = \overline{Q_0^n} \\ J_1 = Q_0^n, K_1 = 1 \\ J_0 = \overline{Q_2^n}, K_0 = Q_2^n \end{cases}$$

状态方程: 
$$\begin{cases} Q_2^{n+1} = \overline{Q_2}^n Q_1^n + Q_2^n Q_0^n \\ Q_1^{n+1} = \overline{Q_1}^n Q_0^n \\ Q_0^{n+1} = \overline{Q_2}^n \overline{Q_0}^n + \overline{Q_2}^n Q_0^n = \overline{Q_2}^n \end{cases}$$

### (2) 列出状态转换真值表 (3分):\_

| CP脉冲<br>顺序 | 珂       | l 초     | ž       | 次           | 态           | 输出          |   |   |
|------------|---------|---------|---------|-------------|-------------|-------------|---|---|
|            | $Q_2^n$ | $Q_1^n$ | $Q_0^n$ | $Q_2^{n+1}$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ | Y |   |
| 0          | 0       | 0       | 0       | 0           | 0           | 1           | 0 |   |
| 1          | 0       | 0       | 1       | 0           | 1           | 1           | 0 |   |
| 2          | 0       | 1       | 1       | 1           | 0           | 1           | 0 |   |
| 3          | 1       | 0       | 1       | 1           | 1           | 0           | 0 |   |
| 4          | 1       | 1       | 0       | 0           | 0           | 0           | 1 |   |
|            | 0       | 1       | 0       | 1           | 0           | 1           | 0 | Г |
| 无效态        | 1       | 0       | 0       | 0           | 0           | 0           | 0 |   |
|            | 1       | 1       | 1       | 1           | 0           | 0           | 1 |   |

(3) <u>说明电路的逻辑功能(1分)及自启动特性(1分)。</u> 该电路为同步五进制(或模5)计数器,可以自启动。

### 十、 答案及评分标准:\_

- (1) 计数器反馈状态代码 S<sub>14</sub>=00010100 (3分)
- (2) 反馈函数  $\overline{LD} = \overline{Q_0'Q_2}$  (3分)
- (3) 电路图 (4分)



## 十一、 答案及评分标准:\_

解: (1) 反馈函数: 
$$D_{SL} = \overline{Q_1}$$
 (2分)

(2) 逻辑电路图 (2分)



## (4) 有效状态转移图: (2分)

